的研究人员概述了混合键合互连的设计发现了一种将封装中的互连密度提高10倍的方法
责任编辑:竹隐 来源:C114通信网 发布时间:2022-01-04 18:03 阅读量:7950
在最近几天举行的IEEE国际电子器件会议上,英特尔概述了其未来的发展方向,即通过混合键合将封装的互连密度提高10倍以上,晶体管缩放面积提高30%至50%,以及采用新的量子计算技术。
据eeNews报道,英特尔的元器件研究小组正在三个关键领域开展工作:提供更多晶体管的缩放技术,新的硅功能,用于功率和内存增益,探索物理学的新概念,以彻底改变世界的计算方式。。
英特尔目前的许多半导体产品都始于元器件研究工作,包括应变硅,高K金属栅,FinFET晶体管,RibbonFET,以及包括EMIB和Foveros Direct在内的封装技术。从零售商Provantage的商店详情来看,AlderLake系列CPU有两种版本,似乎就是国内常见的散片以及盒装的区别,不过它们之间的定价似乎没有太大差异,甚至一些散片比盒装更贵。
该公司的研究人员概述了混合键合互连的设计,工艺和组装挑战的解决方案,发现了一种将封装中的互连密度提高10倍的方法。
早在2021年7月,英特尔就宣布计划推出Foveros Direct,实现亚10微米的凸点间距,从而使3D堆叠的互连密度提高了一个数量级为了使生态系统从先进封装中获益,英特尔还呼吁建立新的行业标准和测试程序,以实现混合键合芯片生态系统
。郑重声明:此文内容为本网站转载企业宣传资讯,目的在于传播更多信息,与本站立场无关。仅供读者参考,并请自行核实相关内容。